现在位置:首页 > 微波射频和天线设计 > ADS > 设计讨论 > 威尔金森功分器的差损4dB了,怎么能做到小于3.1dB啊?

威尔金森功分器的差损4dB了,怎么能做到小于3.1dB啊?

录入:mweda    点击:
如图,调了大半天,差损就是不能达标,大家给点指导意见吧

\
WDCoupler_prj.zip
大家帮忙看下吧,谢谢了

先看一看再说

看了一下,给点建议吧!没仿过二功分。差损过大的原因。变量设置的比较少。在输入宽度不变的情况下输入输出长度可以设置变量。FR4B板材损耗有点大。也是造成差损大的原因。可以换一种介电常数低的板材。隔离电阻的选择。二功分的隔离电阻理论上是100欧姆。你可以设置一下变量,看看和电阻有没有关系。

恩,谢谢,我下个的desinger试试

我觉得仿功分器还是Ansoft Designer方便,先用ADS算个初值,再到Desinger中进行EM仿真。而且你那L=9mm的线长也会增加一定的损耗。薄膜电阻TFR的阻值应该是=Rs*w/L。这个在desinger中可直接用阻值代替的。

恩,谢谢了哈...ADS里面那个薄膜电阻TFR不晓得怎么用...宽度是W的话,那个长度要怎么设置呢?还有那个zs是代表什么?要是用100欧姆的薄膜电阻,要怎么设置? \

如上图所示,要用100欧姆的TFR,已经知道宽度W和工作频率为10.525GHz,还有基板参数,上面那些参数要怎么设置呢?那个Freq用不用改成工作频率?我看参考书上好像没改,就是用的0,不理解怎么回事....

先把薄膜电阻去掉看看结果,薄膜只会影响S23

我也正在努力

学习

請說明你要達成這個目標的"目的"!? 並確定這個目標以現有的材料科技/物理限制....下是可以達成的?
我不想在浪費精力之後,只為了證明我ADS用得有多熟? 證明我實際只能到達-3.26dB @BW=500MHz!? 意義何在?
起碼你要有個"因", 再來求"果"!
例如; 在多少的BW之下, S32/S11/S22/S33各需多少? 因為要達到S21=?, 是需要犧牲S32, 強求S11 / S22 / S33..
如果只是要"考"大家的推理能力, 那大家把精力花在"google"上,收穫會更多!

\\\\\

同樣的基礎之下, TFR及貼片電阻所造成的影響也不同!

声明:网友回复良莠不齐,仅供参考。如需更专业系统地学习ADS,可以购买资深专家讲授的ADS最新视频培训课程

上一篇:关于enable AC frequency conversion选项
下一篇:关于ADS2008U2的momentum仿真问题

ADS培训教程和培训视频more...
ADS视频学习培训教程