为什么Feed和Substrate不用进行布尔相减运算,而Port和GND就要进行布尔相减运算呢?
对此,我分别进行了如下的操作:
1、对Feed与Substrate,Port和GND都进行了布尔相减运算。
2、只对Feed与Substrate进行布尔运算,Port与GND不进行布尔运算。
其中1和2的结果是一样的,如下:
3、Feed与Substrate和Port与GND都不进行布尔运算。
(好像发不了图片)其中,1和2的结果和按照例子的结果一样,而却3明显没有出现谐振频率。那么,这里对于何时使用布尔运算有没有什么要求呢?既然使用和不使用布尔运算结果一样,使用的意义在哪里呢?
没看懂你想说什么
额,好吧,表达有问题……我的意思是既然使用布尔运算和不使用的结果一样,不会出现“重叠”提示,那么为什么要使用布尔运算呢?在哪种情况下布尔运算是必须的,哪种情况下布尔运算又是可以不用进行的?
我和你有相同的疑惑啊
看不到你的图,我的理解中布尔运算只不过是种方便建模的函数,需要时用(比如要画开口环谐振器),不需要时就不用罢了。你说的问题,应该是建模时涉及到2个单元重叠的情况吧,检查时报错提示重叠了减一下是可以,不过还是建议直接改设计的尺寸比较好,检查时没提示重叠就不用减了。这个问题没什么意义的,不要纠结
真的么亲
声明:网友回复良莠不齐,仅供参考。如需更专业、系统的学习HFSS,可以购买本站资深专家讲授的HFSS视频培训课程。